雷竞技注册
新闻

SiFive打造RISC-V生态系统,一次一个伙伴

2017年11月28日通过马吉德艾哈迈德

ip的目录包括安全核心、Logic NVM技术、嵌入式分析和多核调试工具集。

ip的目录包括安全核心、Logic NVM技术、嵌入式分析和多核调试工具集。

SiFive是第一个开源芯片平台的创始人,它正在积累构建基于自由开放的RISC-V指令集架构(ISA)的定制芯片所需的工具和核心。许多公司正在通过SiFive提供他们的ipDesignShare该模型旨在显著降低开发定制芯片所需的前期工程成本。

我们的目标——正如SiFive的新任首席执行官纳维德•谢尔瓦尼所说,这是为了为任何想要开发定制芯片的人创造一个公平的竞争环境。以下是SiFive如何通过每次签约一个合作伙伴来简化定制硅的开发。

提供安全核心的Rambus

作为SiFive的DesignShare模型的一部分,Rambus将提供加密核心、硬件信任根、密钥供应和其他与安全相关的组件,该模型有助于以更低的成本编制ip目录。

这将允许芯片开发者轻松地将安全核心嵌入SiFive自由的平台用于开发定制的系统芯片(soc)。它将成为确保物联网终端和现场设备连接安全的关键功能。

用于逻辑NVM的内存IP

SiFive还将来自memory technology Inc.的基于逻辑的非易失性内存(Logic NVM)技术添加到其低成本ip的目录中。这是一种嵌入式内存解决方案,内存授权给半导体铸造厂、idm和无晶圆厂设计公司。

用于OTP, MTP和EEPROM内存块的硅ip。图片由eMemory科技有限公司

该公司声称,其嵌入式内存IP已被应用于消费、工业和汽车等应用领域的270多亿芯片中。其专有的硅IP技术包括NeoBit、NeoFuse、NeoMTP、NeoFlash和NeoEE。

UltraSoC的嵌入式分析IP

SiFive的Freedom设计平台基于开源的RISC-V处理器内核,它也聚集了各种工具和接口。以UltraSoC为例,它提供中立的芯片上调试和分析工具。超声波正使其可用嵌入式分析IPSiFive的DesignShare倡议。

芯片设计者可以使用这种调试和跟踪技术来深入了解片上处理器块、自定义逻辑和系统软件之间的交互。跟踪是开发人员在任何处理器体系结构上工作的基本要求;它允许他们详细地查看他们程序的行为,然后隔离bug并识别需要改进的地方。

来自Lauterback的调试工具集

微处理器开发工具供应商Lauterbach也宣布支持SiFive的RISC-V内核。劳特巴赫的TRACE32工具集将为SiFive提供调试功能E31基于自由开放的RISC-V指令集的RISC-V核心IP。

TRACE32工具集计划支持像USB这样的调试接口。图片由Lauterbach GmbH是一家

该工具集提供了SiFive核心的单个硬件线程上的多核调试,从复位向量到分析启动代码和其他关键功能。


你对RISC-V有什么经验?有人参加了本周的西部数字研讨会吗?在下面分享你的经验。